學位論文
Permanent URI for this collectionhttp://rportal.lib.ntnu.edu.tw/handle/20.500.12235/73890
Browse
1 results
Search Results
Item 多模式AES之小面積超大型積體電路設計(2013) 郭紹偉進階加密標準(Advanced Encryption Standard, AES)在現場可程式邏輯閘陣列(field-programmable gate array,FPGA)與特殊用途積體電路(application-specific integrated circuit,ASIC) 的硬體實作已經被廣泛地討論,近幾年則朝向小面積硬體架構的議題做研究。 本實驗室在FPGA板子上所做的研究已經有相當豐碩的成果,但尚未實現成超大型積體電路(Very-large-scale integration,VLSI)。因此,本論文目標將改善本實驗室開發的AES硬體架構後,並架設工作站透過cell-based數位積體電路設計流程實現AES加解密晶片。 首先,本研究提出不使用記憶體的8-bit資料線完成128-bit AES硬體電路,進而發展出一個多模式小面積的架構。接著,本實驗室利用國家晶片研究中心(CIC)提供的工具,建立一套完整的數位積體電路設計環境。最後,透過標準元件設計流程(Cell-based design flow)來完成晶片製作,使其下線。