電機工程學系

Permanent URI for this communityhttp://rportal.lib.ntnu.edu.tw/handle/20.500.12235/85

歷史沿革

本系成立宗旨在整合電子、電機、資訊、控制等多學門之工程技術,以培養跨領域具系統整合能力之電機電子科技人才為目標,同時配合產業界需求、支援國家重點科技發展,以「系統晶片」、「多媒體與通訊」、與「智慧型控制與機器人」等三大領域為核心發展方向,期望藉由學術創新引領產業發展,全力培養能直接投入電機電子產業之高級技術人才,厚植本國科技產業之競爭實力。

本系肇始於民國92年籌設之「應用電子科技研究所」,經一年籌劃,於民國93年8月正式成立,開始招收碩士班研究生,以培養具備理論、實務能力之高階電機電子科技人才為目標。民國96年8月「應用電子科技學系」成立,招收學士班學生,同時間,系所合一為「應用電子科技學系」。民國103年8月更名為「電機工程學系」,民國107年電機工程學系博士班成立,完備從大學部到博士班之學制規模,進一步擴展與深化本系的教學與研究能量。

News

Browse

Search Results

Now showing 1 - 1 of 1
  • Item
    三階CIFF架構三角積分調變器設計與實現
    (2025) 詹東杰; Chan, Tung-Chieh
    隨著半導體製程的進步發展,Power, Performance, Area (PPA)三大指標是晶片設計最高原則,所有製程與晶片設計都圍繞著這三個指標,如今技術越來越進步,市場需求持續上升,為了滿足物聯網多裝置需求,同時又需要兼顧到全球暖化與環境保護的議題,低功耗與高效能的晶片不斷的推陳出新,高取樣率的電路被廣泛使用,低功耗的逐次逼近式類比數位轉換器為現在主流。本論文為使用1.4V電源的三階三角積分調變器,採用自給式回授反向器做為雜訊移頻之積分器,優點為不需要額外的偏壓及回授電路,能降低功耗和節省佈局面積,三階CIFF低失真架構,各級積分器只需要處理雜訊,不包含輸入的電壓訊號,因此不需要高增益運算放大器,積分器能設計的較為節能以降低功耗,此外,為了降低開關的穿隧效應導致回授電壓不穩定,本文電路使用分裂電容,不僅能提高運算放大器的穩定性,更能減少一個電壓源輸入 (Vcm) 使用。本文之電路實踐採用 T18 0.18um 1P6M CMOS 製程,晶片面積為0.454mm2,此電路取樣頻率為2.56MHz,頻寬為20kHz時,最佳效能SNDR 81.09dB,SNR 81.61dB,ENOB 13.18bits,頻寬為10kHz時,最佳效能SNDR 86.24dB,SNR 87.31dB,ENOB 14.03bits。在1.4V供應電壓時消耗功率為125.9uW。