適用於大尺寸菲涅爾轉換之FPGA硬體電路架構實現
dc.contributor | 黃文吉 | zh_TW |
dc.contributor | 吳榮根 | zh_TW |
dc.contributor | Hwang, Wen-Jyi | en_US |
dc.contributor | Wu, Jung-Gen | en_US |
dc.contributor.author | 施松甫 | zh_TW |
dc.contributor.author | SHIH, Sung-Fu | en_US |
dc.date.accessioned | 2019-09-05T11:12:30Z | |
dc.date.available | 2016-08-24 | |
dc.date.available | 2019-09-05T11:12:30Z | |
dc.date.issued | 2016 | |
dc.description.abstract | 本論文主要的目的是在FPGA(Field Programmable Gate Array)平台上實作一個硬體架構實現,利用FPGA上面的 Off-Chip RAM並且使用主動型態存取記憶體之適用於大尺寸菲涅耳轉換硬體系統架構,為了要因應隨著科技進步3D全像圖的尺寸越來越大而需要的處理資料量越來越多,以前一般的處理方式將資料放在ON-Chip RAM,這樣會需要非常大尺寸的ON-Chip RAM ,它的價格非常昂貴導致電路生產成本就會相對的提高。 本論文的目的是希望將大尺寸全像圖影像資料放Off-Chip RAM上,並且用主動型態讀寫電路去有效率的控制Off-Chip RAM的讀寫資料,而不需由CPU額外設定及控制,這樣一來就能在不影響太多速度得情況下,大量減少ON-Chip RAM的使用,這樣一來的話就可以讓電路面積大幅度的下降,也能提升本電路的實用性。為了更進一步的加速電路的執行速度本論文中也提出一個新的資料存取架構來降低記憶體讀取次數,使得系統即使操作在Off-Chip記憶體的情況下,仍可執行快速計算。 | zh_TW |
dc.description.sponsorship | 資訊工程學系 | zh_TW |
dc.identifier | G060347037S | |
dc.identifier.uri | http://etds.lib.ntnu.edu.tw/cgi-bin/gs32/gsweb.cgi?o=dstdcdr&s=id=%22G060347037S%22.&%22.id.& | |
dc.identifier.uri | http://rportal.lib.ntnu.edu.tw:80/handle/20.500.12235/106417 | |
dc.language | 中文 | |
dc.subject | 菲涅耳轉換 | zh_TW |
dc.subject | FPGA | en_US |
dc.subject | Off-Chip RAM | en_US |
dc.title | 適用於大尺寸菲涅爾轉換之FPGA硬體電路架構實現 | zh_TW |
dc.title | The FPGA Implementation of Large Scale Fresnel Transform | en_US |
Files
Original bundle
1 - 1 of 1
No Thumbnail Available
- Name:
- 060347037s01.pdf
- Size:
- 2.56 MB
- Format:
- Adobe Portable Document Format