適用於高速菲涅耳轉換之積體電路架構設計
dc.contributor | 黃文吉 | zh_TW |
dc.contributor | Wen-Jyi Hwang | en_US |
dc.contributor.author | 陳建廷 | zh_TW |
dc.contributor.author | Chien-Ting Chen | en_US |
dc.date.accessioned | 2019-09-05T11:16:13Z | |
dc.date.available | 2018-12-30 | |
dc.date.available | 2019-09-05T11:16:13Z | |
dc.date.issued | 2013 | |
dc.description.abstract | 本論文主要提出一硬體架構實現高速菲涅耳轉換,透過本硬體架構可還原全像片的相位值,後續再進行相位展開法則計算即可重建出物體實際樣貌。為了提高精確度,本硬體電路中大多使用IEEE 754浮點數格式進行運算,運算單元內部皆以管線化架構的方式實現,並且利用最佳排程將各運算單元之計算以平行的方式進行,有效提高菲涅耳轉換整體電路的運算效率,最後將此電路實現於FPGA開發平台並實際量測硬體資源消耗、運算時間以及功率消耗,透過硬體運算結果與軟體運算結果相互驗證確認還原結果正確。根據實驗結果,本論文提出之硬體架構有高精確度、高速運算以及低功率消耗之優點,對於現今要求即時運算的嵌入式數位全像系統,本論文所提出之硬體架構較具有競爭力。 | zh_TW |
dc.description.sponsorship | 資訊工程學系 | zh_TW |
dc.identifier | GN060047007S | |
dc.identifier.uri | http://etds.lib.ntnu.edu.tw/cgi-bin/gs32/gsweb.cgi?o=dstdcdr&s=id=%22GN060047007S%22.&%22.id.& | |
dc.identifier.uri | http://rportal.lib.ntnu.edu.tw:80/handle/20.500.12235/106535 | |
dc.language | 中文 | |
dc.subject | 系統晶片設計 | zh_TW |
dc.subject | FPGA | zh_TW |
dc.subject | 菲涅耳轉換 | zh_TW |
dc.title | 適用於高速菲涅耳轉換之積體電路架構設計 | zh_TW |
dc.title | Efficient VLSI Architecture for Fresnel Transform | en_US |
Files
Original bundle
1 - 1 of 1
No Thumbnail Available
- Name:
- n060047007s02.pdf
- Size:
- 1.85 MB
- Format:
- Adobe Portable Document Format