以FPGA實現非監督式Fuzzy c-means分群演算法之硬體架構設計
dc.contributor | 黃文吉 | zh_TW |
dc.contributor.author | 沈宗懋 | zh_TW |
dc.date.accessioned | 2019-09-05T11:40:03Z | |
dc.date.available | 2014-8-22 | |
dc.date.available | 2019-09-05T11:40:03Z | |
dc.date.issued | 2011 | |
dc.description.abstract | Fuzzy c-means演算法是一個非常常見的分群演算法,但是因在計算分群之前必須給定分群數,然而我們不能知道哪個分群結果是最好的,是屬於一種監督式的演算法。基於這個理由本論文提出了一個完全非監督式的Fuzzy c-means分群演算法(Unsupervised Fuzzy c-means Clustering Algorithm)並且實現其硬體電路架構,當Fuzzy c-means運算收斂結束,利用Xie和Beni所提出的群集有效性指標(Cluster Validity Index)來驗證分群的有效性,並且選擇出最佳的分群數目。在對於分群演算法的更新計算質量中心以及更新權重矩陣這兩個步驟在本電路裡整合為單一個更新步驟,來減少使用的儲存空間。並且藉由管線化來實現運作,可利用較低的資源得到更快的計算速度。 最後我們所提出的架構會在以FPGA(Field Programmable Gate Array)為基礎的可程式化晶片設計(System On a Programmable Chip , SOPC)之平台上做實際的驗證測試,經由數據結果的測試與比對可以發現本論文中的架構可以辨認出最適合的分群結果,達到非監督化。 | zh_TW |
dc.description.sponsorship | 資訊工程學系 | zh_TW |
dc.identifier | GN0698470594 | |
dc.identifier.uri | http://etds.lib.ntnu.edu.tw/cgi-bin/gs32/gsweb.cgi?o=dstdcdr&s=id=%22GN0698470594%22.&%22.id.& | |
dc.identifier.uri | http://rportal.lib.ntnu.edu.tw:80/handle/20.500.12235/106864 | |
dc.language | 中文 | |
dc.subject | 資料分群 | zh_TW |
dc.subject | 可程式化系統晶片 | zh_TW |
dc.subject | 群集有效性指標 | zh_TW |
dc.subject | Fuzzy c-means | en_US |
dc.subject | FPGA | en_US |
dc.title | 以FPGA實現非監督式Fuzzy c-means分群演算法之硬體架構設計 | zh_TW |
dc.title | Hardware Circuit Design of Unsupervised Fuzzy c-means Clustering Algorithm Implemented on FPGA | en_US |